问题描述
全加器低位进位是什么
推荐答案
全加器低位进位(full-adder)指的是用门电路实现两个二进制数相加并求出和的组合线路,称为一位全加器。一位全加器可以处理低位进位,并输出本位加法进位。多个一位全加器进行级联可以得到多位全加器。常用二进制四位全加器74LS283。
其他回答
能否用一片74LS151实现一位全减器一位全减器,有三个输入变量,两个输出变量;
而74LS151,也有三个输入变量,可只有一个输出变量;
如此还得通过其他逻辑门电路来产生另外一个变量;
咬文嚼字的话,用一片74LS151是能够实现一位全减器的;
请问可不可以用74ls139设计一位全加器或全减器
A,B,CI输入译码器的三个输入端
真值表如下
A B C F
0 0 0 0
0 0 1 1X
0 1 0 1X
0 1 1 0X
1 0 0 1
1 0 1 0
1 1 0 0
1 1 1 1X
解释下真值表:输出F是0的话加个非门,然后把八个输出来一个大或门,或出来的就是D
带X的几个,输入端用与门与起来,注意在输入端,意思你懂不,就是0加非门然后1直接与,三个输入与起来,一共有4组,把这四组或起来,就是你的Co。有问题请追问
74ls139是双2线-4线译码器,只有4个输出Y0~Y3,是不能设计一位全加器或全减器。
因为,一位全加器,要有两个加数,A,B,还有一位进位Cy,共三位变量,就有8个组合,即对应000~111,要用译码器,就要用8个输出端:Y0~Y7,因此,这要用3线-8线译码器,74LS138来做。
版权声明
本文仅代表作者观点,不代表百度立场。
本文系作者授权百度百家发表,未经许可,不得转载。
评论